Добавить
Уведомления

FPGA начального уровня :: Часть 3.2 :: Разработка PUF на HDL

Здравствуйте друзья. C вами проект http://fpga-systems.ru. Мы продолжаем курс по проектированию на FPGA для разработчиков начального уровня. В этом видео мы продолжаем разрабатывать HDL код для физически неклонируемой функции Arbiter PUF. Сегодня мы спроектируем линию задержки, основой которой послужит разработанный на прошлом занятии мультиплексор. Мы подробно проходим по каждому этапу проектирования: начиная от создания каталога и проекта в среде Xilinx Vivado и заканчивая анализом результатов синтеза. Разработка ведется как на VHDL так и на Verilog, поэтому ни кто не останется в обиде. В целом всё очень схоже, в чём Вы сами сможете убедиться. Если у Вас есть вопрос, идея или вы хотите помочь в развитии проекта статьей, видео или поделиться опытом с начинающими FPGA разработчиками, то оставляйте свои предложения в комментариях под видео, на нашем сайте http://fpga-systems.ru или присылайте их на наш почтовый ящик fpga-systems@yandex.ru. Группа в VK: https://vk.com/club185679360 Следите за выходом новых видео на канале в Telegram FPGA-Systems.ru Events https://t.me/Powered_by_KeisN13_events Обсуждайте в чате Telegram FPGA-Systems.ru https://t.me/Powered_by_KeisN13 КТЦ «ИНЛАЙН ГРУП» | Дистрибьютор XILINX INC. http://plis.ru Сертифицированный тренинг центр Xilinx https://plis2.ru Ссылки на документацию: UG901: Vivado Design Suite User Guide. Synthesis. http://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_3/ug901-vivado-synthesis.pdf UG474: 7 Series FPGAs Configurable Logic Block http://www.xilinx.com/support/documentation/user_guides/ug474_7Series_CLB.pdf #FPGA_Systems #FPGA_tutorial #ПЛИС_уроки #ПЛИС_для_начинающих #Xilinx #Vivado

Иконка канала FPGA-Systems
106 подписчиков
12+
26 просмотров
7 лет назад
12+
26 просмотров
7 лет назад

Здравствуйте друзья. C вами проект http://fpga-systems.ru. Мы продолжаем курс по проектированию на FPGA для разработчиков начального уровня. В этом видео мы продолжаем разрабатывать HDL код для физически неклонируемой функции Arbiter PUF. Сегодня мы спроектируем линию задержки, основой которой послужит разработанный на прошлом занятии мультиплексор. Мы подробно проходим по каждому этапу проектирования: начиная от создания каталога и проекта в среде Xilinx Vivado и заканчивая анализом результатов синтеза. Разработка ведется как на VHDL так и на Verilog, поэтому ни кто не останется в обиде. В целом всё очень схоже, в чём Вы сами сможете убедиться. Если у Вас есть вопрос, идея или вы хотите помочь в развитии проекта статьей, видео или поделиться опытом с начинающими FPGA разработчиками, то оставляйте свои предложения в комментариях под видео, на нашем сайте http://fpga-systems.ru или присылайте их на наш почтовый ящик fpga-systems@yandex.ru. Группа в VK: https://vk.com/club185679360 Следите за выходом новых видео на канале в Telegram FPGA-Systems.ru Events https://t.me/Powered_by_KeisN13_events Обсуждайте в чате Telegram FPGA-Systems.ru https://t.me/Powered_by_KeisN13 КТЦ «ИНЛАЙН ГРУП» | Дистрибьютор XILINX INC. http://plis.ru Сертифицированный тренинг центр Xilinx https://plis2.ru Ссылки на документацию: UG901: Vivado Design Suite User Guide. Synthesis. http://www.xilinx.com/support/documentation/sw_manuals/xilinx2018_3/ug901-vivado-synthesis.pdf UG474: 7 Series FPGAs Configurable Logic Block http://www.xilinx.com/support/documentation/user_guides/ug474_7Series_CLB.pdf #FPGA_Systems #FPGA_tutorial #ПЛИС_уроки #ПЛИС_для_начинающих #Xilinx #Vivado

, чтобы оставлять комментарии